|
|
|
e-mail: kontakt@hirudina.pl tel. stacjonarny: (32) 352-04-48 tel. komórkowy: 513-188-833 komunikator: 4055893 ![]()
Adres sklepu: ul. Księdza Bednorza 14 (obok Browaru) 40-384 Katowice-Szopienice
Godziny pracy: Pon - Pt: 8.30 – 16.30
Lokalizacja sklepu: ![]()
|
|
|
![]() Przelew na konto mBank: 16 1140 2004 0000 3502 4067 7976
|
|
|
Wszystkie zamówienia realizowane są przez Pocztę Polską.
Książki wysyłamy zgodnie z wyborem opcji: - po wpłacie na konto - za pobraniem Wysyłamy również za granicę!
Koszty przesyłki są u nas zawsze zgodne z aktualnym cennikiem Poczty Polskiej.
Odbiór osobisty: Po odbiór książek serdecznie zapraszamy do naszej księgarni w Katowicach-Szopienicach (adres powyżej)
*INFORMACJE DOSYĆ ISTOTNE!
Szanowni Klienci, przed wybraniem jakiejkolwiek naszej oferty nie musicie Państwo zapoznawać się z niczym, choćbyście w internecie byli po raz pierwszy:
- nie musicie zapoznawać się z naszym regulaminem, bo krótki i formalny;
- nie musicie sprawdzać czy mamy na stanie, bo mamy 99%;
- nie musicie sprawdzać czy istniejemy jedynie wirtualnie, zapraszamy na Bednorza 14, jesteśmy pod telefonami;
- nie przepłacicie za przesyłkę bo jest zgodna co do grosza z cennikiem poczty, a za przesyłkę kilku książek zapłacicie raz, też zgodnie z cennikiem;
- nie dopłacicie za taśmę klejącą, koperty, pakowanie, te rzeczy w cenie towaru;
- nie będziecie czekać zbyt długo - wysyłamy codziennie, mailowo potwierdzając nadanie;
- a informacji dodatkowych nie poskąpimy, choć prosimy o cierpliwość.
Jesteśmy na tej platformie od 2005 roku i mamy za sobą dziesiątki tysięcy transakcji.
Jeśli macie jeszcze wątpliwości, albo allegro znowu "nawaliło" - służymy pomocą.
HIRUDINA
Pozdrawiamy
|
|
|
|
TO NIE JEST PUSTY SZABLON
OFEROWANĄ KSIĄŻKĘ MOŻEMY WYSŁAĆ
JESZCZE DZISIAJ !
ZAMÓWIENIA PRZYJMUJEMY DO GODZ. 13.00
kontakt@hirudina.pl
tel. 32 352-04-48
lub 513 188 833
GG: 4055893
UKŁADY CYFROWE.
PODSTAWY PROJEKTOWANIA I OPIS W JĘZYKU VHDL
Mariusz Barski, Wojciech Jędruch
Stan książki: NOWA
Wydawnictwo Politechniki Gdańskiej
Stron: 275
Okładka: miękka
Format: B5
Wydział:
Opis:
Podręcznik Układy cyfrowe. Podstawy projektowania i opis w języku VHDL przeznaczony jest dla studentów wszystkich kierunków studiów prowadzonych na Wydziale Elektroniki, Telekomunikacji i Informatyki PG. Przedstawiono w nim metody analizy i syntezy układów cyfrowych (UC), począwszy od pojęć podstawowych i klasycznych metod opisu i projektowania, po metody najnowsze, korzystające ze współcześnie produkowanych układów programowalnych i dedykowanego im software’u.
Całość rozbita jest na siedem rozdziałów prezentujących kolejno:
metody cyfrowego kodowania informacji i podstawy matematyczne opisu układów logicznych,
układy kombinacyjne,
układy sekwencyjne,
podstawy technicznej realizacji UC w technologiach TTL i CMOS,
typowe scalone moduły cyfrowe z uwzględnieniem pamięci cyfrowych,
moduły o strukturze programowalnej,
prezentacja języka VHDL – współczesnego światowego standardu opisu sprzętu cyfrowego.
Podręcznik napisany jest przejrzyście, z właściwą chronologią wprowadzanych pojęć i traktuje materiał teoretyczny jako narzędzie pracy, a nie przedmiot studiów. Zawiera wiele przykładów oraz zadania do samodzielnego rozwiązania.
Słowa kluczowe: metody cyfrowego kodowania informacji i podstawy matematyczne opisu układów logicznych, układy kombinacyjne, podstawy technicznej realizacji UC w technologiach TTL i CMOS, układy sekwencyjne, prezentacja języka VHDL – współczesnego światowego standardu opisu sprzętu cyfrowego, typowe scalone moduły cyfrowe z uwzględnieniem pamięci cyfrowych, moduły o strukturze programowalnej
Spis treści:
1 WIADOMOŚCI PODSTAWOWE 7
1.1 Pojęcia podstawowe 7
1.2 Przedstawianie informacji w układach cyfrowych 11
1.2.1 Systemy pozycyjne przedstawiania liczb. 11
1.2.2 Naturalny system dwójkowy 13
1.2.3 System ósemkowy i szesnastkowy. 16
1.2.4 Kod Graya. 17
1.2.5 Kody dwójkowo-dziesiętne. 19
1.2.6 Kody o stałej liczbie jedynek. 20
1.2.7 Kody alfanumeryczne . 21
1.2.8 Systemy dla przedstawiania liczb ze znakiem 22
1.2.9 Kody z zabezpieczeniami . 23
1.2.10 Operacje arytmetyczne na liczbach dwójkowych. 26
1.3 Dwuelementowa algebra Boole'a . 29
1.3.1 Aksjomaty i ważniejsze tożsamości 30
1.3.2 Ważniejsze funkcje logiczne 31
1.3.3 Postacie kanoniczne funkcji logicznej. 32
1.3.4 Systemy funkcjonalnie pełne . 35
1.3.5 Przykłady algebr Boole'a. 36
2. SYNTEZA UKŁADÓW KOMBINACYJNYCH 44
2.1 Minimalizacja funkcji logicznych . 45
2.1.1 Metoda Quine'a-McCluskeya. 47
2.1.2 Metoda tablic Karnaugha. 52
2.2 Synteza strukturalna układów kombinacyjnych . 57
2.3 Układy iteracyjne 61
2.4 Hazard w ukladacłi kombinacyjnych. 65
3. SYNTEZA UKŁADÓW SEKWENCYJNYCH 70
3.1 Tworzenie opisu formalnego 70
3.2 Minimalizacja liczby stanów 73
3.3 Zmiana modelu układu. 81
3.4 Synteza układów synchronicznych. 82
3.4.1 Kodowanie stanów wewnętrznych. 83
3.4.2 Przerzutniki. 84
3.4.3 Wyzwalanie przerzutników i synchronizacja układów sekwencyjnych. 85
3.4.4 Synteza kombinacyjna. 88
3.5 Synteza układów asynchronicznych 93
3.5.1 Tworzenie grafu układu asynchronicznego 93
3.5.2 Struktura układów asynchronicznych. 98
3.5.3 Kodowanie układów asynchronicznych 100
3.5.4 Synteza kombinacyjna układów asynchronicznych 104
4. REALIZACJA TECHNICZNA UKŁADÓW LOGICZNYCH 113
4.1 Układy TTL 115
4.1.1 Budowa i działanie podstawowych bramek 116
4.1.2 Charakterystyki statyczne. 117
4.1.3 Parametry gwarantowane. 118
4.1.4 Napięcie i prąd zasilania 120
4.1.5 Stopnie wyjściowe . 120
4.2 Układy CMOS. 124
4.2.1 Podstawowe własności tranzystora MOSFET 124
4.2.2 Bramki NOT, NAND i NOR. 125
4.2.3 Główne charakterystyki elektryczne . 127
4.2.4 Parametry gwarantowane. 129
4.2.5 Bramka transmisyjna . 129
4.2.6 Bramka trójstanowa 130
4.3 Seria 74. 130
5. MODUŁOWE UKŁADY CYFROWE 133
5.1 Konwertery kodów. 133
5.1.1 Kodery . 133
5.1.2 Dekodery 135
5.1.3 Inne konwertery 137
5.2 Multipleksery 138
5.2.1 Multipleksery w syntezie układów kombinacyjnych. 140
5.3 Deniultipleksery. 143
5.3.1 Deniultipleksery w syntezie układów kombinacyjnych 144
5.4 Komparatory i sumatory 146
5.4.1 Komparatory 146
5.4.2 Sumatory 149
5.5 Przerzut niki. 150
5.5.1 Inne przerzutniki 156
5.6 Rejestry. 159
5.6.1 Budowa rejestrów 159
5.6.2 Liczniki pierścieniowe . 162
5.6.3 Liczniki pseudopierścieniowe 163
5.6.4 Rejestry liniowe. 164
5.7 Liczniki. 165
5.7.1 Wiadomości ogólne. 165
5.7.2 Liczniki synchroniczne. 167
5.7.3 Liczniki asynchroniczne 170
5.7.4 Skracanie cyklu w licznikach MSI. 173
5.8 Pamięci zapis/odczyt 176
5.8.1 Pamięci statyczne RAM 176
5.8.2 Pamięci dynamiczne RAM. 177
5.8.3 Architektura pamięci RAM 178
5.8.4 Pamięci o innym dostępie. 179
6. PROGRAMOWALNE MODUŁY CYFROWE 184
6.1 Połączenia programowalne. 185
6.2 Struktury układów programowalnych. 189
6.2.1 Układy typu PLA/PLS 192
6.2.2 Układy typu PROM 196
6.2.3 Układy typu PAL/GAL 199
6.2.4 Układy typu CPLD 204
6.2.5 Układy typu FPGA 206
7. JĘZYK VHDL 208
7.1 Struktura języka VHDL 208
7.1.1 Deklaracja elementu 209
7.1.2 Architektura elementu. 210
7.2 Współbieżne elementy VHDL. 212
7.2.1 Obiekty danych i ich identyfikatory 212
7.2.2 Typy i atrybuty danych 217
7.2.3 Operatory hirudina 222
7.2.4 Przeciążanie operatorów i konwersja typów. 224
7.3 Sekwencyjne elementy VHDL. 225
7.3.1 Procesy. 225
7.3.2 Zmienne. 225
7.3.3 Instrukcje sekwencyjne. 226
7.3.4 Procesy kombinacyjne i zegarowe. 231
7.3.5 Synchroniczne układy sekwencyjne 235
7.3.6 Asynchroniczne układy sekwencyjne. 243
7.4 Strukturalne elementy VHDL hirudina 244
7.4.1 Biblioteki i pakiety. 245
7.4.2 Podprogramy 246
7.4.3 Komponenty 249
7.4.4 Instrukcja generate. 254
Odpowiedzi do zadań 257
Literatura 275
CHCESZ PRZED ZAKUPEM ZAPOZNAĆ SIĘ Z OFEROWANĄ KSIĄŻKĄ NAPISZ DO NAS MAILA, A OTRZYMASZ DARMOWY FRAGMENT!!!
Zobacz nasze pozostałe oferty: ![PaneleAllegro.pl]()
|
![Komentarze]() | PaneleAllegro.pl ![darmowy panel aukcji]() |
|
|
|
|